## 本节内容

# 并行进位加法器

### 本节总览







#### 串行进位的并行加法器





串行进位的并行加法器: 把n个全加器串接起来, 就可进行两个n位数的相加。

串行进位又称为行波进位,每一级进位直接依赖于前一级的进位,即进位信号是逐级形成的。



#### 如何更快的产生进位?





$$C_{i} = A_{i}B_{i} + (A_{i} \oplus B_{i})C_{i-1}$$

$$C_{i} = A_{i}B_{i} + (A_{i} \oplus B_{i})(A_{i-1}B_{i-1} + (A_{i-1} \oplus B_{i-1})C_{i-2})$$

$$C_{i} = A_{i}B_{i} + (A_{i} \oplus B_{i})(A_{i-1}B_{i-1} + (A_{i-1} \oplus B_{i-1})(A_{i-2}B_{i-2} + (A_{i-2} \oplus B_{i-2})C_{i-3}))$$

%有一天可以展开到 C₀

刚开始就有 的信息

结论: 第 i 位向更高位的进位 C<sub>i</sub> 可根据 被加数、加数的第 1~i 位, 再结合 C<sub>0</sub> 即可确定

记:

 $G_i = A_i B_i$ 

 $P_i = A_i \oplus B_i$ 

#### 并行加法器的优化

#### 由4个FA和一些新的 线路、运算逻辑组成





并行进位的并行加法器: 各级进位信号同时形成, 又称为先行进位、同时进位

$$G_i = A_i B_i \qquad P_i = A_i \oplus B_i$$

$$C_i = A_i B_i + (A_i \oplus B_i) C_{i-1} = G_i + P_i C_{i-1}$$

$$C_1=G_1+P_1C_0$$
  
 $C_2=G_2+P_2C_1=G_2+P_2G_1+P_2P_1C_0$   
 $C_3=G_3+P_3C_2=G_3+P_3G_2+P_3P_2G_1+P_3P_2P_1C_0$   
 $C_4=G_4+P_4C_3=G_4+P_4G_3+P_4P_3G_2+P_4P_3P_2G_1+P_4P_3P_2P_1C_0$ 

继续套娃会导致电路越来越复杂

#### 本节回顾









